明德扬论坛

 找回密码
 立即注册

QQ登录

只需一步,快速开始

微信扫一扫,快捷登录!

查看: 65|回复: 0

AD9144-FMC-EBZ [A] EVAL BOARD FOR AD9144

[复制链接]
发表于 2021-6-5 17:13:30 | 显示全部楼层 |阅读模式

马上注册,看完整文章,学更多FPGA知识。

您需要 登录 才可以下载或查看,没有帐号?立即注册

x
AD9144.jpg


产品信息优势和特点
  支持输入数据速率超过1 GSPS
  专有低杂散与失真设计6载波GSM IMD = 77 dBc(75 MHz IF时)SFDR = 82 dBc(DC IF、-9dBFS时)灵活的 8通道JESD204B接口支持双DAC模式(2.8GSPS时)
  多芯片同步固定延迟数据发生器延迟补偿
  可选1x、2x、4x、8x插值滤波器低功耗架构
  输入信号功率检测用于保护下游模拟电路的紧急制动功能
  发射使能功能可进一步省电
  高性能、低噪声锁相环(PLL)时钟倍频器
  数字反sinc滤波器
  低功耗: 1.6 W (1.6 GSPS),1.7 W (2.0 GSPS),全部工作条件下
  88引脚LFCSP(带裸露焊盘)

产品详情
AD9144是一款四通道、16位、高动态范围数模转换器(DAC),提供2.8 GSPS最高采样速率,可以产生高达奈奎斯特频率的多载波。 DAC输出经过优化,可以与ADI公司的ADRF672x模拟正交调制器(AQM)无缝接口。可选三线式或四线式串行端口接口(SPI)允许对许多内部参数进行编程和回读。 满量程输出电流可以在13.9 mA至27.0 mA典型范围内进行编程。 AD9144提供88引脚LFCSP封装。
产品特色
  高于1 GHz的超宽复信号带宽,支持新兴的宽带和多频带无线应用。
  先进的低杂散与失真设计技术,从基带到高中频的宽带信号可以实现高质量合成。
  支持JESD204B子类1,可简化软件和硬件设计中的多芯片同步。
  对于具有串行器/解串器(SERDES) JESD204B 8通道接口的数据接口宽度,引脚更少。
  可编程发射使能功能有助于轻松实现功耗与唤醒时间之间的设计平衡。
  小型封装,尺寸为12 mm × 12 mm。


应用
  无线通信3G/4G W-CDMA基站宽带中继器软件定义无线电
  宽带通信点对点本地多点分配服务(LMDS),以及多通道多点分配服务(MMDS)
  发射分集、多路输入/多路输出(MIMO)
  仪器仪表
  自动测试设备


点此链接购买
MP801开发板 网络培训班 就业培训班 FPGA学习资料
吴老师18022857217
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则


QQ|手机版|小黑屋|MDYBBS ( 粤ICP备16061416号-1

GMT+8, 2021-6-14 01:22 , Processed in 0.506963 second(s), 13 queries , File On.

Powered by Discuz! X3.4

本论坛由广州健飞通信有限公司所有

© 2001-2019 Comsenz Inc.

快速回复 返回顶部 返回列表